在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2025|回复: 4

[讨论] CMOS高速电路设计的PMOS和NMOS的宽度比问题以及设计透视疑问

[复制链接]
发表于 2023-2-21 15:30:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
根据经典设计透视,反相器PMOS和NMOS的比在3.5左右时,VM到供电电压中点,上升时间和下降时间相同,信噪比好但速度慢,当比例为1.6-1.9时,速度快但信噪比不好。

但是在组合逻辑电路中,以NAND门为例,在《逻辑势》书中认为,在保证上升时间和下降时间相同的情况下,可以根据各层逻辑势相同得到一个固定的PMOS和NMOS宽度的比例x,当考虑非对称门时,得到最快比例根号x。但仍然大于1。

但是,如果多输入NAND门时,NMOS的串联会不会导致极大的上升延迟。在实际版图设计中,有没有后端的兄弟知道,真正最快的是什么样的版图,或者最常用的NAND版图里宽度比是怎样的。


另外,个人认为在设计透视中,下面对尺寸的推导是有问题的。且和逻辑势原版中的计算方法不符。有相同疑问的兄弟可以来讨论。

 楼主| 发表于 2023-2-21 15:32:18 | 显示全部楼层
图片没有发上去。补一下
logical_effert.png
发表于 2023-2-26 18:52:49 | 显示全部楼层
你看的Logical Effort跟我看的不是一个版本,Figure 6.19在我这里找不到。

可以分享一下原书吗?
 楼主| 发表于 2023-2-26 23:10:08 | 显示全部楼层


amodaman 发表于 2023-2-26 18:52
你看的Logical Effort跟我看的不是一个版本,Figure 6.19在我这里找不到。

可以分享一下原书吗? ...


6,19是数字电路设计透视,中文版是周润德老师翻译的那本。

Digital Integrated Circuits (2nd Edition).pdf

11.17 MB, 下载次数: 19 , 下载积分: 资产 -4 信元, 下载支出 4 信元

 楼主| 发表于 2023-2-26 23:11:29 | 显示全部楼层


amodaman 发表于 2023-2-26 18:52
你看的Logical Effort跟我看的不是一个版本,Figure 6.19在我这里找不到。

可以分享一下原书吗? ...


我和逻辑式原著对了一下,感觉这本术的推导有问题,好兄弟可以看我后面的一个帖子。我都列出来了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-16 11:12 , Processed in 0.023461 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表