在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1595|回复: 7

[求助] 在现代SoC设计中,绝大多数的电路都是同步电路。为什么代码里绝大多数都是异步电路呢?

[复制链接]
发表于 2023-1-29 16:48:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看书中说现代SoC设计中,绝大多数的电路都是同步电路,这样的电路是相对稳定的,不会出现亚稳态的现象。但为什么代码里绝大多数都是异步电路呢,这跟书中的理论有所违背,想请教各位大佬能不能解答小弟的这个问题
发表于 2023-2-3 17:04:05 | 显示全部楼层
我的浅见:因为对速度要求的不同,所以在现在SOC中有多个时钟域。但是在某一个时钟域中,所有的信号是应该同步的,即使有来自其他时钟域的信号,也是需要同步处理之后再进行操作。最终结果是处理跨时钟域的信号让同一时钟域的信号是同步的就行吧。欢迎各位指正
发表于 2023-2-5 12:58:15 | 显示全部楼层
哪里的代码啊?
发表于 2023-2-8 15:16:09 | 显示全部楼层
我觉得这个还是看时钟结构,现代的一版不同时钟就是异步吧,这样相比同步功耗会小很多,数据交互的地方跨时钟的办法处理应该就行了
发表于 2023-2-8 15:59:21 | 显示全部楼层
哪里的代码!
发表于 2023-2-15 18:47:14 | 显示全部楼层
现在流行global asynchronous local synchronous。
每个大模块内部都是同步设计,但是模块之间用的异步。
主要多个power domain,每个power domain可能用的电压也是不一样的。
发表于 2023-8-30 11:01:33 | 显示全部楼层
有没有可能楼主看到的代码就是按照异步来设计的,来保证速度?稳定性这些问题再交给模拟去调整?我也想了解下异步设计的代码时怎么综合成电路的
发表于 2023-8-30 17:06:16 | 显示全部楼层
个人理解异步时钟设计是为了降低电路功耗吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 14:39 , Processed in 0.031317 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表