在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 685|回复: 3

[求助] 请教一个关于VCO DFT检测模块设计引起的相关问题

[复制链接]
发表于 2022-11-29 14:20:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
事情是这样的,目前我的PLL整体已经设计完毕,再做DFT模块,也就是LPF的输出端接一个二选一的DFT电路,目的是能够进行断开LPF上的电压Vctrl,单独从外面加一个检测带电压VC,看看是否VCO能够独立工作,同时检测VCO的增益KVCO的情况。那么问题来了,目前在没有加这个DFT模块的时候,LPF上的波纹能够控制的比较小,高频纹波TT下能做到400uv的上下变化,当然我知道这也和我滤波电容C2大小有关。但是再接了DFT电路后,DFT电路的输出波纹明显变大很多,达到了mv级别,这肯定是不同接受的,因此我的处理方法是在DFT电路的输出端接一个比较大的电容,这也就能够吸收很大一部分波纹,我想问的是这个大电容会不会影响滤波电路的电容呢?会不会对我的PM造成影响,这种情况还有什么好的处理办法吗?
123.jpg
发表于 2022-11-30 14:15:35 来自手机 | 显示全部楼层
dft是两路模拟开关选择?等效引入了一个极点,计算或者s域仿真看下稳定性
发表于 2022-12-1 09:21:52 | 显示全部楼层
应该在积分电容上加,这样基本不会影响环路特性
 楼主| 发表于 2022-12-3 15:05:23 | 显示全部楼层


shlchpw 发表于 2022-11-30 14:15
dft是两路模拟开关选择?等效引入了一个极点,计算或者s域仿真看下稳定性


感觉相当于引入了一个电阻,所以波纹很大了,除非再加一个电容,就相当于三阶滤波了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 06:15 , Processed in 0.020280 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表