|
发表于 2022-11-8 16:27:54
|
显示全部楼层
這是我們lab跟mtk/richtek正在解決的ˊ問題,
主要是 D ~= 0.5, sensed ramp ~= 0 --> system unstable
還有 D > 0.5, the converter cannot perform PFM operation
可以看一下TI是怎麼做的,
Solid state ckt paper上面基本都沒adress 這些control problem,
直接看產業界的patent比較快 |
|