在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5218|回复: 37

[资料] FPGA安全性设计指南 @2014

[复制链接]
发表于 2022-11-1 20:00:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 2046 于 2022-11-8 13:21 编辑

    现场可编程门阵列 (FPGA) 已经成为嵌入式系统设计的主要应用技 术之一。 可重构器件由于融合了硬件和软件的特性, 能够在专用集成电路 的高性能和 CPU 的可编程性之间找到自己的应用空间, 产生更好的应用 效果。 与此同时, FPGA 安全性设计的问题也日益突出。 目前, 关于 FPGA 安全性设计的专门著述较少, FPGA 设计者很难针对具体应用进行系统的安全性分析和设计。
    针对 FPGA 可能存在的多种攻击类型。 在隐蔽信道攻击中, 采用共享资源作为非法通信的手段。 例如, 恶意核可以对功耗进行调节, 用来发送秘密信息给一直监控这些波动的另一个核 。 部分 FPGA 支持比特流的远程更新, 在这种情况下, 最重要的一点是必须确保只有授权方才能进行这些更新。 否则的话, 攻击者可以上本书通过理论阐述并结合实用设计的方式, 通过举例说明 FPGA 安全性设计的问题如何进行解决。 作者从如何编写顶层设计的形式化说明开始, 逐步涉及低层硬件电路的各项强化机制, 并分为多个层面对 FPGA 安全性问题和解决方案进行了全面的阐述。 作者结合近年来在计算机安全性 理论、 编程语言、 编译器和硬件设计等领域中的最新进展, 与 FPGA 设计中的安全性问题作为一个整体予以阐述, 创建了一整套静态和动态分析互相配合的多样化设计技术, 使得使用商业芯片构建的 FPGA 系统有可能成 为一个稳定、 可靠和安全的强健系统。
    本书旨在为 EDA (电子设计自动化) 和 FPGA 领域工作的研究者和 实践者们提供一整套FPGA 安全性设计的管理实用方法。 本书适合在公 司、 工厂和政府研究实验室工作, 从事 FPGA 设计的工程师和学术界人士阅读。 尤其是对 FPGA 安全性要求较高的领域。 同时也适合致力于FPGA 安全性设计研究的人士, 用以提高专业技能。
iShot_2022-11-01_19.51.21.png

FPGA安全性设计指南.pdf (13.21 MB, 下载次数: 80 )

发表于 2022-11-1 20:11:14 | 显示全部楼层
谢谢分享
发表于 2022-11-1 20:26:36 | 显示全部楼层
谢谢分享!!!
发表于 2022-11-1 20:38:56 | 显示全部楼层
good jobs
发表于 2022-11-1 21:11:19 | 显示全部楼层
谢谢分享
发表于 2022-11-1 21:18:35 | 显示全部楼层
看看,感谢分享!!!!!!!!!!
发表于 2022-11-1 21:31:26 | 显示全部楼层
kankana
发表于 2022-11-1 21:55:28 | 显示全部楼层
学习下。
发表于 2022-11-1 22:03:31 | 显示全部楼层
谢谢分享!
发表于 2022-11-1 22:48:02 | 显示全部楼层
谢谢了,学习下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-10 01:30 , Processed in 0.022639 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表