在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2010|回复: 0

[讨论] Intel 将演进摩尔定律

[复制链接]
发表于 2022-8-31 08:47:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
GAA  难道没极限吗 ?



Intel将演进摩尔定律
Intel认为现行采用的FinFET鳍式场效电晶体设计将面临极限,因此将在2024年进入量产的Intel20Å (埃米)制程,将会放弃使用FinFET设计,转向日前公布的RibbonFET环绕式闸极设计,并且搭配PowerVIA背部供电模式,让晶片内可容纳更多电晶体,进而实现1兆规模的电晶体数量配置。

近期在HotChips 34高效能运算年度技术大会中,Intel除了展示「Ponte Vecchio」伺服器GPU建构平台算力表现,并且预览代号「Meteor Lake」、「Arrow Lake」,以及「Lunar Lake」的Core系列处理器设计,更由执行长PatGelsinger说明晶片内的电晶体数量将在2030年增加至1兆规模,相较现今千亿数量规模成长10倍。
Pat Gelsinger强调,Intel过去以来持续强调的摩尔定律将随着晶片技术演进,认为当前的晶片发展将随着封装技术提升,同时强调今后的晶片制造工艺将不会再集中于单一业者手中,而是必须搭配制程生产、先进封装,以及生产过程中所需软体技术,才能让晶片技术持续提升。
除了持续推动制程技术发展,Intel近年也着手发展先进封装技术,藉此持续推动摩尔定律演进,并且强调透过Systemon Package (SOP)的设计,提升晶片整体运算效能。

而要实现1兆规模的电晶体数量,Intel认为现行采用的FinFET鳍式场效电晶体设计将面临极限,因此将在2024年进入量产的Intel 20Å (埃米)制程,将会放弃使用FinFET设计,转向日前公布的RibbonFET环绕式闸极设计,并且搭配PowerVIA背部供电模式,让晶片内可容纳更多电晶体,进而实现1兆规模的电晶体数量配置。
在先前说明中,Intel说明代号「Arrow Lake」、第15Core系列处理器,将采用Intel 20Å制程技术,并且配合RibbonFET环绕式闸极设计,以及PowerVia电源管理技术,预期让每瓦运算效能可提升15%。而在P Core效能核心将改为Lion Cove架构设计,E Core节能核心则会改为Skymont架构,并且能对应多达8P Core32E Core配置,主机板则与代号「Meteor Lake」的第14Core处理器共用LGA 2551插槽设计。


SOURCE  : cool3c  

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 03:01 , Processed in 0.013673 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表