在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1627|回复: 7

[求助] LVS检查衬底问题

[复制链接]
发表于 2022-8-21 17:47:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题1:在LVS检查的时候,部分晶体管显示B端连接电位不正确,但是检查了NW,这些管子不是在NW区域内啊,检查结果正好显示这些管子衬底在相反的衬底上问题2:出现了多数相同类型的错误,貌似是同样类型的错误衬底相反。
综上请问老师们该如何解决呢?
微信截图_20220821173936.png
微信截图_20220821173838.png
微信截图_20220821173818.png
微信截图_20220821173910.png
发表于 2022-8-22 00:03:40 | 显示全部楼层
帮顶下
发表于 2022-8-22 08:41:11 | 显示全部楼层
I24 I26 I29里面的M1这颗NMOS衬底应该是DVSS,你接到了DVDD,看下是不是NMOS放在了NWELL,或者是衬底接到了DVDD
发表于 2022-8-22 09:21:04 | 显示全部楼层
NMOS的衬底电位接错了
发表于 2022-8-22 11:25:24 | 显示全部楼层
Since the body (bulk) of NMOS is a PWELL, it is correct to connect it with dvss.
发表于 2022-8-22 11:35:23 | 显示全部楼层
NW的display设置一些平铺,看管子是否放在NW里,看着像放在NW里。
发表于 2022-8-22 13:49:03 | 显示全部楼层
这些管子接衬底的CT孔看看,M1是不是和dvdd短路了
 楼主| 发表于 2022-8-22 16:16:14 | 显示全部楼层
感谢各位老师们的指点,我经过重新布局电源线和地线目前解决了问题。具体错误很遗憾没有准确找出来。
但是我估计应该是给部分晶体管做ring的时候在某些地方连接到相反的电源线。
还有这次画PFD我可能一昧追求小面积,导致布线还是很困难,也间接导致衬底接错的错误吧!
看来本人对布局布线还有待提高,请问前辈们对布局布线是如何把控呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-8 01:48 , Processed in 0.028316 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表