在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1741|回复: 5

[求助] FPGA使用资源过多导致的时序问题一般怎么解决?

[复制链接]
发表于 2022-7-8 09:45:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 重庆野猪骑士 于 2022-7-8 11:17 编辑

目前项目上资源基本上使用了大约70%,布线会出现比较拥挤的情况,这个时候时序就会出问题,像这种情况,一般怎么去解决,怎么去做时序约束?
发表于 2022-7-8 15:46:45 | 显示全部楼层
如果确定是布线拥塞导致时序不过,而且想通过时序约束来解决,能用的手段不多了,你可以尝试分析你设计中哪些路径可以进行“多周期约束”,通过为这些路径添加多周期约束,如果时序违例不严重的话,也许可以解决。
发表于 2022-7-8 16:54:04 | 显示全部楼层
千万不要误以为时序紧张的问题都可以用时序约束的一些trick来节约,否则就是亡羊补牢、拆东墙补西墙,你把这块约束到位了,另一块又冒出问题,或者编译一次就出不同的问题。。。。最好的做法还是要调整逻辑架构,让时序更宽裕。
 楼主| 发表于 2022-7-9 10:14:11 | 显示全部楼层


innovation 发表于 2022-7-8 15:46
如果确定是布线拥塞导致时序不过,而且想通过时序约束来解决,能用的手段不多了,你可以尝试分析你设计中哪 ...


好的,感谢!
 楼主| 发表于 2022-7-9 10:16:07 | 显示全部楼层


glace12123 发表于 2022-7-8 16:54
千万不要误以为时序紧张的问题都可以用时序约束的一些trick来节约,否则就是亡羊补牢、拆东墙补西墙,你把 ...


好的,感谢!
发表于 2022-7-11 09:26:32 | 显示全部楼层
把资源列表截下图,帮看一下。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 23:02 , Processed in 0.017395 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表