在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2331|回复: 7

[求助] 最近用smic0.18bcde做版图,LVS 在top会报这个错误,求解决办法

[复制链接]
发表于 2022-5-19 23:38:59 | 显示全部楼层 |阅读模式
50资产
image.png image.png 最近用smic0.18bcde做版图,LVS 在top会报这个错误警告 ,指向pad下面的pdio5_esd ,但是单独验证pad又不会出现这个问题,在抓一个小电路和两个pad组成top去试验,也不会有这个问题, (drc没问题)  求大佬指点迷津,非常感谢!

发表于 2022-5-20 08:34:08 | 显示全部楼层
这种错误一般是ERC错误,你把ERC result看一下
 楼主| 发表于 2022-5-20 17:11:19 | 显示全部楼层


lifan19940301 发表于 2022-5-20 08:34
这种错误一般是ERC错误,你把ERC result看一下


不是那个原因,那个报的错我知道是哪里的问题,指的地方不是这里欸
发表于 2023-2-14 19:27:24 来自手机 | 显示全部楼层
解决了吗?!
发表于 2023-2-15 08:50:32 来自手机 | 显示全部楼层
这个是cell级,extract 是报出来的问题,大概率可以忽略。但是需要找一下LVS primary 对应的cell 的 错误。需要修复下。  看报告有softchk 的ERROR 需要重点关注一下。
发表于 2023-2-16 14:47:54 | 显示全部楼层
看一下softchk项,LVS比对没有问题,很有可能是衬底软连接造成的,建议优先修复软连接错误。
发表于 2023-2-17 14:50:38 | 显示全部楼层
赞一个
 楼主| 发表于 2023-2-28 16:09:22 | 显示全部楼层


Lynno 发表于 2023-2-14 19:27
解决了吗?!


很久没上线了,问题已经解决啦
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 18:14 , Processed in 0.020813 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表