在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1512|回复: 0

[资讯] 平板显示器(FPD)LVDS 信号接收器-MS90C386

[复制链接]
发表于 2022-5-6 21:13:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
功能概述
MS90C386 芯片能够将 4 通道的低压差分信号(LVDS)转换成 28bit 的 TTL 数据。时钟通道与数据通道并行输入。在时钟频率为 175MHz 时,24bit 的 RGB 数据、3bit 的 LCD 时序数据和 1bit 的控制数据以 1225Mbps 的速率在每个 LVDS 数据通道中传输。输入时钟频率为175MHz 时,数据的传输速率为 612.5Mbytes/sec。此款芯片配合 MS90C385,是解决高带宽、高速 TTL 信号层面的电磁干扰和电缆长度问题的理想产品。
特点
频率范围:20-175MHz 时钟信号
较少的总线减少了连线尺寸和费用
供电电源 3.3V
低功耗模式
支持 VGA、SVGA、XGA、SXGA
4.90Gbps 数据吞吐量
612.5Megabytes/sec 带宽
减小 LVDS 摆幅来减小电磁干扰(300mVLVDS 摆幅)
PLL 不需要外部结构
遵循 TIA/EIA-644LVDS 标准
TSSOP56 封装
1f6d815f61f7462cb6e376e0a8d47133?from=pc.jpg

0dd2b909fb8140c4abbddfdfe99cdbf1?from=pc.jpg

e680a5cfa3774ae38eed2b3c7a1f26ec?from=pc.jpg

结构框图
4f275acdf28c45a1b0e5fe4622103f91?from=pc.jpg

f383f7b04a93404881a8a2847be6131c?from=pc.jpg

典型应用图
188a96dc21644fa281449b16addc6b8b?from=pc.jpg

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 15:52 , Processed in 0.014338 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表