在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2138|回复: 5

[求助] DRC报错,tsmc18rf pdk,PP.C.5 { @ PP extension over (P gate) + (field poly within 0.35um) < 0.32um

[复制链接]
发表于 2022-4-11 19:22:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如图所示,画反相器的版图,DRC错误,是不是互联栅极的多晶硅不能跨越PIMP区域,如果是,为什么?如果不是,那是什么错误?求大神指导!
image.png

image.png
发表于 2022-4-11 22:21:42 | 显示全部楼层
好像是POLY用作导线的宽度不够
发表于 2022-4-12 07:43:15 来自手机 | 显示全部楼层
下方的poly怎么能直接与NMOS的衬底P+环相交呀?!把环断开,或者用M1连出去
发表于 2022-4-12 17:27:29 | 显示全部楼层
不能用GT这样接,过LVS时会识别出管子
 楼主| 发表于 2022-4-13 21:57:50 | 显示全部楼层
学习了,谢谢给位的指导,已解决
发表于 2022-4-15 13:53:13 | 显示全部楼层
是的,互连的POLY不能跨过PIMP
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:45 , Processed in 0.017810 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表