在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 24976|回复: 33

FPGA的上电复位?

[复制链接]
发表于 2007-12-28 15:37:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我需要用状态机,可是需要上电复位才能确定状态机的初始状态,请教如何实现对FPGA的上电复位??!!谢谢!!
发表于 2007-12-28 17:41:42 | 显示全部楼层
可以用外部的复位脚引入复位,或用计数器延迟一段时间进行复位。
发表于 2007-12-28 19:24:02 | 显示全部楼层
如果电路中有上电复位信号,可引进来展宽使用;如果没有,可以搭一个RC复位电路引进来展宽使用。
发表于 2007-12-29 17:37:57 | 显示全部楼层
一般FPGA有一个加载成功Done信号,可以用它复位状态机。
发表于 2008-1-1 17:34:21 | 显示全部楼层




1。使用异步复位电路,注意状态机的default和异步复位值在硬件级实现最好是一样,
2。加一个有上拉电阻的输入端口,在去毛刺后延时作为reset
3。内部产生一个reset,以下错误代码只能参考,不能照搬!
reg     [7:0]   rst_ini ;
reg             rst_n   ;
wire            rst_raw ;
assign  rst_raw = 1'b1 ;
always  @( negedge clk or negedge rst_raw )
begin
    if( ~rst_raw )
    begin
        rst_ini <= 8'b0000_0000 ;
    end
    else
    begin
        rst_ini <= { rst_n[6:0], 1'b1 } ;
    end
end
always  @( negedge clk or negedge rst_raw )
begin
    if( ~rst_raw )
    begin
        rst_n <= 1'b0 ;
    end
    else
    begin
        rst_n <= & rst_ini ;
    end
end
 楼主| 发表于 2008-1-2 10:38:10 | 显示全部楼层
多谢上面几位高人的指导,我将认真学习,潜水思考,谢谢!
发表于 2008-1-6 22:43:55 | 显示全部楼层
可以做一個手動按鈕接到FPGA的接腳
按下去時接腳連到ground
就可以達成低電位reset的功能
不知道這樣可以嗎
发表于 2008-1-7 17:25:39 | 显示全部楼层
可以将复位按钮和上电自动复位做在一起,只要用一个脚位。
reset.JPG
发表于 2008-1-8 21:21:22 | 显示全部楼层
呵呵,这也行?
发表于 2008-1-9 09:00:46 | 显示全部楼层
都行,呵呵
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:29 , Processed in 0.028114 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表