在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2263|回复: 3

[求助] xilinx 不重编译下修改block ram中内容

[复制链接]
发表于 2021-12-8 01:00:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有没人用过xilinx的部分配置或什么方法,实现修改blockram中的内容?
内嵌了个处理器,只改软件,能否不需要重新编译,由于FPGA规模太大,且做了时序约束后,重编译一次的时间近1小时,受不了
发表于 2021-12-8 08:32:33 | 显示全部楼层
ise使用data2mem,vivado使用updatemem
发表于 2021-12-8 11:59:12 | 显示全部楼层
巧了,我前几天刚做一个类似的。
给你提供一个思路,可以使用JTAG_AXI IP, AXI_bram_ctrl,控制BRAM。通过JTag更新BRAM,不用重复编译。
给你贴一张我的block_design的图。
image.png
具体的代码和脚本还有通过JTAG更新BRAM的命令我都写到我的博客里面了。
贴个链接,看完别忘记点个赞
使用JTAG更新BRAM的方法
发表于 2021-12-8 14:45:14 | 显示全部楼层


ham8665746 发表于 2021-12-8 08:32
ise使用data2mem,vivado使用updatemem


我看了一下updatemem的方法。使用JTAG_AXI + AXI_BRAM方法不用重复生成位流但是额外增加了逻辑资源消耗而且需要更改设计。update_mem的方法不会额外消耗逻辑资源,但是每次更新都需要重新下载。又多学了一种方法。谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 10:18 , Processed in 0.017184 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表