在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2074|回复: 6

[原创] 【咨询】memory compiler生成的sram时序不对【已解决】

[复制链接]
发表于 2021-9-30 18:13:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 zuobozb 于 2021-9-30 19:58 编辑

最近在用memory compiler,仿真的时候发现时序不对,如果所有输入信号在下降沿触发的话就可以正常读写,如果在上升沿触发的话可以正常写但是没办法读,想知道是什么情况?
44683740b1839b082a113ea4ddb65c5.png
7d6382c48d2fbf612fd578a3429b779.png
 楼主| 发表于 2021-9-30 18:17:52 | 显示全部楼层
这是官方文档,应该是说在上升沿触发吧...
53866311e79b0a54ef63e37237b2dd0.png
发表于 2021-9-30 19:15:49 | 显示全部楼层
会不会是你的仿真激励有问题,你可能在tb里面用的=号阻塞赋值?
修改为<=
 楼主| 发表于 2021-9-30 19:40:35 | 显示全部楼层


zhangguo1286 发表于 2021-9-30 19:15
会不会是你的仿真激励有问题,你可能在tb里面用的=号阻塞赋值?
修改为


试过了,也不行。
发表于 2021-10-5 21:42:39 | 显示全部楼层
怎么解决的?
 楼主| 发表于 2021-10-6 18:24:23 | 显示全部楼层


把testbench的CLK周期调大,满足setup time
发表于 2021-10-9 09:18:48 | 显示全部楼层


zuobozb 发表于 2021-10-6 18:24
把testbench的CLK周期调大,满足setup time


谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 04:50 , Processed in 0.020688 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表