在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1890|回复: 2

[求助] SAR ADC的开关时序

[复制链接]
发表于 2021-9-13 16:30:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
image.png
观察到单调电容的开关时序是采用的上极板采样,这样子就是进一步的降低功耗了,那对于高精度的adc是否可以改换成下极板采样呢?
例如采样阶段上极板接vref,下极板接vin输入,保持阶段上极板断开直接到比较器,下极板接地,比较之后选择对应电容阵列的msb电容是否接vref
image.png image.png image.png
这种是否具有可行性呢?
采样阶段电荷Q=C*(vref-vin)
保持阶段电荷Q=C*VXP
当vref小于了vin,这个时候会不会电容上极板的vxp为一个负值,然后输入到比较器可以工作吗

image.png
发表于 2021-9-14 01:21:02 | 显示全部楼层
翻翻以前的老帖子吧. 里面讨论得很详细
 楼主| 发表于 2021-9-22 15:00:40 | 显示全部楼层


quantus 发表于 2021-9-14 01:21
翻翻以前的老帖子吧. 里面讨论得很详细


明白了之前的问题,满摆幅对应的是输入满摆幅为vref,开关时序我也做了.
但是现在有些其他的问题,比如分段式电容阵列采样只用MSB采样除了能够满摆幅还有其他的优势吗,感觉时序会更复杂,之前帖子有链接指路吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-26 19:34 , Processed in 0.016090 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表