在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: dannyduan

[原创] 要做一个12bit SAR ADC, 主流做法都是参照哪篇文章来做的?

[复制链接]
发表于 2024-11-23 22:15:44 | 显示全部楼层

mark一下
发表于 2025-3-19 16:34:04 | 显示全部楼层
mark一下,其实比较好奇,现在大家做12bit sar,是不是还是用模拟自校准为主
发表于 2025-4-28 18:00:08 | 显示全部楼层
Mark  好帖
发表于 2025-5-8 11:10:06 | 显示全部楼层


2013102063 发表于 2021-9-14 14:02
不建议分段 ,C+R都比分段好,分段不是靠版图能解决的


我用mom电容做了一个9+4分段的14bit sar,单位电容大概12fF,测试下来确实匹配比较差,inl,dnl情况不太理想,我想问问是不是14bit没办法用分段实现?或者我不应该只分俩段,应该扩大单位电容分三段来增强匹配性?
发表于 6 天前 | 显示全部楼层


zt_ic222 发表于 2025-5-8 11:10
我用mom电容做了一个9+4分段的14bit sar,单位电容大概12fF,测试下来确实匹配比较差,inl,dnl情况不太理 ...


14bit还是可以用C+R实现的
发表于 6 天前 | 显示全部楼层
本帖最后由 zt_ic222 于 2025-5-14 19:28 编辑


2013102063 发表于 2025-5-12 10:05
14bit还是可以用C+R实现的


R的匹配性比C更差,所以还是采用R先粗量化,C再细量化的办法来吗?我看过一篇flash+sar的做法是前面3位用flash使用R温度计码,用译码器把这三位投入到SAR CDAC的前三位,我能想到的是这前三位电容可以独立成2进制,不用与后面的sar呈完全的二进制,相当于人为分了一段,只需扫描确定前三位和第四位的比例系数即可,这样可以大量减少电容的数量,以增强匹配,但这样会降低电容的数量,可能需要增加单位电容容值以减小KT/C的noise,不知道您的RC是这种结构吗?您有相关论文可以给我看一下吗?能知道名字就行,我可以自己下载,谢谢大佬
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-18 23:39 , Processed in 0.022281 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表