在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1639|回复: 5

[求助] sigma delta modulator输出比特流处理

[复制链接]
发表于 2021-7-20 16:54:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近还是在做sigma delta modulator(不过马上就不做了,马上实习结束回学校了555)
目前modulator系统搭建完了,正在进行输出比特流的处理
处理方法是:
瞬态仿真128.125ms,得到8192*4个数据,先从输出比特流中提取输入sin,然后将 输出比特流 减 提取得到的输入 视为 噪声(参考SDtoolbox做法),对得到的噪声做8192*4点的FFT(加hann窗),分析噪声功率谱
发现问题:
输出功率谱上,第一个点和第二个点(对应DC和7.8125Hz处)噪声功率很大,其余点基本正常(底噪基本正常,整形基本正常)
初步分析原因:
检查输出比特流(平均值为0,应该是正常),检查提取到的输入sin(平均值不为0,很小),检查得到噪声(平均值不为0,很小),检查窗函数*得到的噪声(平均值不为0,较大)
我的想法:
是否可以将求得的噪声功率的前两个点直接去掉,来计算带内噪声功率?(在低频处,flick noise也较为显著吧?)
希望各位大神能给我一点指导!
 楼主| 发表于 2021-7-20 16:55:41 | 显示全部楼层
再补充下:
检查输出比特流(平均值为0),检查提取到的输入sin(平均值不为0,很小“8.8e-17”),检查得到噪声(平均值不为0,很小"2.7e-19"),检查窗函数*得到的噪声(平均值不为0,较大"4e-5")
 楼主| 发表于 2021-7-22 09:14:57 | 显示全部楼层
自己顶一下,等大佬
 楼主| 发表于 2021-7-23 12:00:49 | 显示全部楼层
http://www.doc88.com/p-1621759894935.html
在这份资料里看到有对输出频谱的dc部分做处理的语句
image.png
但是还是保持怀疑态度!
现在小弟的情况是:输出的噪声频谱不做任何处理:ENOB=11bit;去掉第1、2个频点:ENOB=16.25bit
发表于 2021-7-27 11:17:01 | 显示全部楼层
kaifu,你在哪个地方实习,可以过来跟你讨论下这些问题。
 楼主| 发表于 2021-7-27 14:59:35 | 显示全部楼层


nini816 发表于 2021-7-27 11:17
kaifu,你在哪个地方实习,可以过来跟你讨论下这些问题。


haha,不支持面谈,求谅解
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 18:25 , Processed in 0.018391 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表