在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1823|回复: 3

[解决] FPGA 管脚输入高电平,但是检测不到

[复制链接]
发表于 2021-6-4 18:22:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 fengbohan1 于 2021-6-8 09:45 编辑

板子AC6102,外部引脚输入电平设置1.8V,位置BANK2。外部输入1.8V内部用FPGA实现嵌入式逻辑分析仪,抓信号,发现不是稳定的高电平,大部分为低,有高电平的毛刺。外部信号使用电压源代替,继续加压,2.2V时,基本稳定高电平。我检查引脚电压标准确实设置的是1.8V,这是为什么呢?
头像被屏蔽
发表于 2021-6-7 19:55:59 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
 楼主| 发表于 2021-6-8 09:44:33 | 显示全部楼层
问题解决了,实际上是因为只在软件里面设置管脚电压是不行的。还有硬件的电压进行设置。而我买的这块板子,硬件电压固定死的3.3V,所以无论我怎么在软件里面改都没用。外面就是按照3.3v的电压进行的。
发表于 2021-6-8 10:04:25 | 显示全部楼层
是滴 要看bank 电压
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 08:59 , Processed in 0.017232 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表