在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 刘兴国

[求助] 如何用ADS仿真键合线以及封装体的S参数

[复制链接]
 楼主| 发表于 2021-4-7 19:31:32 | 显示全部楼层


huangtom1 发表于 2021-4-7 19:22
主要是难与结构体设计相结合,这方面参考成功案例HFSS多,你可以先参考相关天线高频封装腔体设计来进行练习 ...


好的  谢谢您! 请问能提供更详细一些的资料或者链接吗?

 楼主| 发表于 2021-4-15 14:02:21 | 显示全部楼层


bellona 发表于 2021-3-24 18:05
ADS的帮助文档很详细,照着一步步做就可以了,因为版权的问题我就不贴上来了,你自己也找得到
Nested Techn ...


请问大佬有可以用的ADS安装包吗?我下载的FEM都不能用。
发表于 2021-4-15 18:50:42 | 显示全部楼层
你可以安装empro,然后从ads里直接调用
 楼主| 发表于 2021-4-22 13:43:36 | 显示全部楼层


bellona 发表于 2021-4-15 18:50
你可以安装empro,然后从ads里直接调用


好的,多谢!!!
 楼主| 发表于 2021-4-22 14:28:51 | 显示全部楼层
本帖最后由 刘兴国 于 2021-4-22 19:55 编辑


bellona 发表于 2021-3-24 18:05
ADS的帮助文档很详细,照着一步步做就可以了,因为版权的问题我就不贴上来了,你自己也找得到
Nested Techn ...


你好,我现在仿起来了。我先找到了官方的一个demo,然后参考他进行了substrate等设置,能够仿真出来结果了。现在有以下几个问题:
1.现在仿的插入损耗大致是正常的,10G以下IL在0.8dB以下。但是隔离度好像不够,隔得挺远的两个PAD隔离度也只有30dB,感觉应该在50dB以上。请分析一下可能是哪儿有问题? IL.png ISO.png


2.我看FEM的结果,发现加Port的地方会有明显大于周围的电磁信号存在?如果是bondwire感应出来的或者是die上PAD感应出来的应该越近越明显吧?为什么我加了Port就会影响电磁信号的分布呢?下图中1是灌信号的PAD,2和3都是打了键合线PAD,区别就是3的封装PAD端加了port,而2只是用键合线连接了die上PAD和封装上的PAD,但是没有加port。如果我2处对应地方也加上port,就会变成后面一张图,2处也出现了明细的电磁信号。我电磁场的知识不是特别够,不知道为什么会出现这种情况。
FEM1.png FEM2.png
3.习惯用virtuoso设计电路,对ADS的schematic和layout之间关系的理解有点混乱。ADS的layout与schematic是可以独立的吗?元素对应不上也可以仿真吗?我只是在bondwire shape设置上用到了schematic,其他完全是在layout中进行的是否可以呢?
发表于 2021-4-22 19:47:17 | 显示全部楼层
1. 30dB隔离度个人感觉很正常。10GHz的真空波长也就30mm,mm量级的键合线相当于电小尺寸的天线了。如果电路是差分结构的,耦合会小不少;单端电路只能靠拉开距离,中间插接地或电源pad,然后将敏感的电流回路路径设置成垂直与干扰信号的电流回路路径
2. 不知道你这几幅图是电场强度还是磁场强度的图。 port本身也是负载,默认是50ohm电阻,加了port的焊盘和没有加port的焊盘肯定不一样
3. 你可以导出s参数,放进virtuoso里,用nport读取
 楼主| 发表于 2021-4-23 10:30:53 | 显示全部楼层


bellona 发表于 2021-4-22 19:47
1. 30dB隔离度个人感觉很正常。10GHz的真空波长也就30mm,mm量级的键合线相当于电小尺寸的天线了。如果电路 ...


您的回复真是太好了!!!我还有一些疑问,如果你有时间希望能解答一下。
1.键合线直径25um左右,这么大也正常吗?是单端的电路。
2.这几幅图是电场强度图,我调小了阈值,为了让图显得更清楚了一些。我要想中间加一些电源地的PAD,怎么设置接地呢?直接这样连接好像没效果。我看有的说用通孔打到地,或者导入原理图中接地。请问最好的方式是什么?
GND.png
2.1.如果加了port会影响仿真结果,那怎么模拟实际情况呢?实际测试的时候应该只有封装PAD上会接port测试。但是ADS上为了模拟芯片产生的信号,在Die的PAD上也会加port这样不就和实际不同了?
2.2.ADS layout中的地是怎么设置的,默认是substrate中最下面的平面是地吗?
3.导入virtuoso仿真我尝试过了,是可以的。我是想知道ADS中layout和schematic的关系,两个文件中port数量对应不上这些问题是不是也可以仿真。是不是可以理解两文件基本上是相互独立的。不像virtuoso,版图和原理图必需完全对应上才能提参做后仿。

 楼主| 发表于 2021-4-23 10:34:26 | 显示全部楼层


bellona 发表于 2021-4-22 19:47
1. 30dB隔离度个人感觉很正常。10GHz的真空波长也就30mm,mm量级的键合线相当于电小尺寸的天线了。如果电路 ...


方便能加您微信吗?或者留个邮箱也行。如果您不方便公开您可以加我,微信liushuyu917,邮箱syliu@sighip.com
发表于 2021-6-5 22:51:34 | 显示全部楼层
学习
 楼主| 发表于 2021-6-8 19:24:05 | 显示全部楼层
https://zhuanlan.zhihu.com/p/359233627
具体步骤整理在上面了,希望批评指正!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:21 , Processed in 0.020534 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表