在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 4198|回复: 4

[求助] I2C/SPI这种通信接口应该如何做IO约束

[复制链接]
发表于 2021-3-16 10:19:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
I2C和SPI这种通信接口,应该如何写IO端口的约束啊?

设置了虚拟时钟,但是不知道如何计算input delay和output delay


发表于 2021-3-16 13:34:24 | 显示全部楼层

i2c一般都是异步的,内部高速时钟检测电平变化,不用设置input output delay,
让i2c的sda scl路径尽量平就可以
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-3-16 14:27:27 | 显示全部楼层


   
lookaround 发表于 2021-3-16 13:34
i2c一般都是异步的,内部高速时钟检测电平变化,不用设置input output delay,
让i2c的sda scl路径尽量平 ...


I2C的时钟一般不会直接连到寄存器的CK端去用,SCL和SDA路径尽量平,太笼统了,不好评价


SPI的时序是不是还得考虑半个时钟这种情形

回复 支持 反对

使用道具 举报

发表于 2021-3-17 13:29:31 | 显示全部楼层
如果是FPGA实现的话,尽量使用IOB里的寄存器拍出。低速接口,一般问题不大。
回复 支持 反对

使用道具 举报

发表于 2021-4-7 10:55:54 | 显示全部楼层


   
mysoul 发表于 2021-3-16 14:27
I2C的时钟一般不会直接连到寄存器的CK端去用,SCL和SDA路径尽量平,太笼统了,不好评价


SPI的SCK是连到寄存器的CK端用吗?还是也是在fast clock的DFF输出
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-22 20:10 , Processed in 0.017683 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表