在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1731|回复: 4

[求助] sigma delta adc corner工艺角仿真问题

[复制链接]
发表于 2021-1-25 18:46:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
正在做一个MASH sigma delta ADC,在TT下性能可以达到要求,但是个别corner下sndr会很差,是奇次谐波导致的。不知道该如何debug,
请问大家有遇到这个问题么?corner下的性能应该如何修改。

发表于 2021-1-26 09:23:51 | 显示全部楼层
具体是什么corner呢,排除一下建立的问题,慢corner下积分器可能建立较差,快corner下开关漏电也会导致谐波抬高
 楼主| 发表于 2021-1-26 10:08:06 | 显示全部楼层


风也信子 发表于 2021-1-26 09:23
具体是什么corner呢,排除一下建立的问题,慢corner下积分器可能建立较差,快corner下开关漏电也会导致谐波 ...


做了好多仿真,利用理想模块代替实际电路仿真,总结下来,开关影响FFL,opamp影响SSL。我想知道对于pmos和nmos并联的开关,阻值应该是调整到马安曲线还是应该调整到一条有斜率的直线那样的形状好呢?哪种情况对于提升整体modulator的性能有利呢?
发表于 2021-1-26 11:28:53 | 显示全部楼层


asu2011 发表于 2021-1-26 10:08
做了好多仿真,利用理想模块代替实际电路仿真,总结下来,开关影响FFL,opamp影响SSL。我想知道对于pmos ...


我的做法是,typical下是要让CMOS开关呈马鞍曲线的,这样RC波动比较小,引入的失真也比较小
同时,需要保证在corner下RC建立精度要求能够满足spec,这就确定了导通电阻的最大值,再留足够裕度,就不至于失真受限于开关非线性
当然,开关尺寸可能不会太小,如果care,可能需要换bootstrap
 楼主| 发表于 2021-1-26 13:52:20 | 显示全部楼层


风也信子 发表于 2021-1-26 11:28
我的做法是,typical下是要让CMOS开关呈马鞍曲线的,这样RC波动比较小,引入的失真也比较小
同时,需要保 ...


十分感谢,我试试您的方法。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 11:13 , Processed in 0.016681 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表