在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3098|回复: 5

[求助] FPGA上实现的MCU连接jlink失败,能识别ID,但连接失败

[复制链接]
发表于 2020-12-9 18:05:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

自行设计的M3内核的MCU,下载到FPGA中,与jlink进行连接,能识别到M3的ID号,但是连接不上,读取ROM table有问题,使用Jlink command窗口进行调试。


usb命令执行就失败了,无法连接,提示找不到SW设备。

M3内核是ARM的,时钟复位正常,IO仿真也没有问题
请教一下对MCU比较熟悉的各位坛友,出现这种情况,一般的原因是什么?


发表于 2020-12-17 14:01:34 | 显示全部楼层
不懂帮顶
如果是我的话两个做法
1.从m3的端口上直接把sw接到port口
2.检查bootloader文件
 楼主| 发表于 2020-12-23 21:16:08 | 显示全部楼层


西西在冰城 发表于 2020-12-17 14:01
不懂帮顶
如果是我的话两个做法
1.从m3的端口上直接把sw接到port口



已经解决了,硬件看门狗定时复位导致的
发表于 2020-12-25 17:48:35 | 显示全部楼层
请教下  用ARM核上FPGA板子关于 ULINK或者JLINK 使用时 内部硬件需要改动什么东西吗 还是用默认值就可以了  主要是不知道这些LINK的操作机制  不然可以写SWD协议驱动电路仿真下
 楼主| 发表于 2020-12-28 10:38:55 | 显示全部楼层


daxueliujisheng 发表于 2020-12-25 17:48
请教下  用ARM核上FPGA板子关于 ULINK或者JLINK 使用时 内部硬件需要改动什么东西吗 还是用默认值就可以了  ...


基本不需要改什么,保证ARM的parameter中,debug功能是enable的,SW或JTAG或SWJ接口是有的,其他的就是时钟复位ok就好了,这样的话,你弄到FPGA上应该就可以脸上jlink了


发表于 2020-12-28 13:46:14 | 显示全部楼层


mysoul 发表于 2020-12-28 10:38
基本不需要改什么,保证ARM的parameter中,debug功能是enable的,SW或JTAG或SWJ接口是有的,其他的就是时 ...


谢谢  大神 回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-19 01:57 , Processed in 0.031307 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表