在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: clarepassby

[求助] SAR ADC中的比较器设计

[复制链接]
发表于 2022-11-25 16:21:46 | 显示全部楼层
如果都采用静态比较器,同步SAR ADC的比较器是不是只有半个周期放大时间,异步SAR ADC的比较器可以全周期放大?
发表于 2022-11-29 06:40:26 | 显示全部楼层
至少100MHz吧,因为你的增益至少需要60dB。
发表于 2023-8-24 16:55:11 | 显示全部楼层


chungming 发表于 2020-11-29 20:42
For your reference:
Half clock cycle =  0.5*(1/14M) = 35.7ns
OPA's time constant needs < 35.7ns/5 = ...


厉害
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-15 23:54 , Processed in 0.015474 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表