在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 15019|回复: 17

[求助] 关于带隙基准PSRR的问题

[复制链接]
发表于 2020-8-21 15:41:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
123.jpg
想问一下cascode结构为什么可以提高基准的PSRR呢?
发表于 2020-8-21 20:00:00 | 显示全部楼层
1、直观一点,只看输出支路,假设没有共栅管,电源电压δVdd经由M3的小信号电阻与R3分压后贡献到带隙输出,值为δVdd*(R3/(R3+ro3)),ro3增大会令该值变小,所以通过共栅管增大M3小信号电阻的方式可以提高PSRR。

2、共栅管令M1、M2、M3管的漏电压接近,变相减小了电流源管之间的失配(没有共栅管,M1/M2漏电压大概是Vdd-0.7V;而M3的漏电压是Vdd-Vbg)。

3、实际上电源电压变化δVdd流经M3小信号电阻产生的电流,如果能被M3栅极电压变化通过跨导吸收,就相当于没有小信号电流流入R3,带隙输出自然不会变化。所以,最好推导一下两条反馈支路的加入共栅管前后的反馈增益变化,如果增益提高,那就是PSRR提高了(负反馈)。
发表于 2020-8-22 10:12:40 | 显示全部楼层
1、先计算VDD--A,VDD--B的电压增益,即VDD变化引起A,B电压的变化(cascode)
2、计算A-B所引起C节点的电压变化
3、VDD-C到Vref的电压增益
4、计算Vref/vdd
发表于 2020-8-22 11:09:25 | 显示全部楼层
直观的解释,电源到输出的阻抗越高,输出越不容易受电源影响,psr越好。
 楼主| 发表于 2020-8-24 16:13:12 | 显示全部楼层


ol0930 发表于 2020-8-21 20:00
1、直观一点,只看输出支路,假设没有共栅管,电源电压δVdd经由M3的小信号电阻与R3分压后贡献到带隙输出, ...


明白了,说的很详细
发表于 2020-8-24 21:58:57 | 显示全部楼层
因为cascode pmos Vgs 把电流镜的d端电压钳位住了,所以电源上的扰动会被共模抵消;
发表于 2022-5-23 16:14:23 | 显示全部楼层
请问这个结构的偏置要怎么给啊
发表于 2022-7-12 16:35:36 | 显示全部楼层


ol0930 发表于 2020-8-21 20:00
1、直观一点,只看输出支路,假设没有共栅管,电源电压δVdd经由M3的小信号电阻与R3分压后贡献到带隙输出, ...


老哥解释的很详细

发表于 2022-8-22 22:00:02 | 显示全部楼层


ol0930 发表于 2020-8-21 20:00
1、直观一点,只看输出支路,假设没有共栅管,电源电压δVdd经由M3的小信号电阻与R3分压后贡献到带隙输出, ...


谢谢讲解
发表于 2023-3-26 16:19:50 | 显示全部楼层
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-29 13:02 , Processed in 0.023783 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表