在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 15485|回复: 47

[原创] 开源一个NAND FLASH控制器(DDR模式)

[复制链接]
发表于 2020-8-13 02:20:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 caojiahui 于 2020-8-13 11:29 编辑

迫于需要提升flash阵列的读写速度,因此产生了flashDDR模式控制的需求;
于是在网上找了一大圈都么有找到一个漂亮的SSD控制器,只发现了OPENSSD,但其功能不支持multiplane操作等限制;
我就按照它的代码风格与思路,重写了控制模块,添加了DMA控制器,AXI4与AXI4-lite寄存器接口;
实测单die,单bus,单控制信号,multi-plane-cache 写入速度最大为48MB/s
单die读出速度最大为93MB/s,没有用multi-plane-cache操作。
github地址:
https://github.com/cjhonlyone/NandFlashController
rtl文件夹下为verilog文件
prj文件夹下为工程文件,包括sdk的c文件,zynq工程,非ip的工程
pcsoftware文件夹下为上位机,vs2013,libusb的库
sim文件夹下为仿真model与testbench
ip文件夹下为ip工程
lib文件夹下为用到的开源verilog库

有困惑的一点,仿真与实测有个区别,读取数据慢了一个周期,我不知道是不是约束出现了问题,还请大佬们帮忙看看。
image.png

NandFlashController.7z

20.61 MB, 下载次数: 357 , 下载积分: 资产 -7 信元, 下载支出 7 信元

发表于 2020-8-13 19:54:01 | 显示全部楼层
kankan
发表于 2020-8-14 10:50:11 | 显示全部楼层
good  resource!!
发表于 2020-8-15 09:47:59 | 显示全部楼层
优秀                 
发表于 2020-8-15 16:39:56 | 显示全部楼层
学习了,厉害
发表于 2020-8-15 16:40:00 | 显示全部楼层
感谢
发表于 2020-8-18 07:26:52 | 显示全部楼层
感谢
发表于 2020-8-18 15:55:25 | 显示全部楼层
很好
发表于 2020-8-19 09:18:58 | 显示全部楼层
感谢
发表于 2020-9-21 22:25:17 | 显示全部楼层
thanks for sharing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 23:29 , Processed in 0.023555 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表