在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2039|回复: 3

[求助] ADC采样电容的大小怎么计算?

[复制链接]
发表于 2020-1-13 21:09:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 单眼皮的乖女孩 于 2020-1-13 21:16 编辑

看了一篇文献说是根据电容的失配噪声两方面决定,但是文献里的两个值都没算对,请知道的帮我看下,谢谢
文献内容如下:12bit SAR 1.2V supply
我计算的时候采用的公式是sqrt(k*T/C) = LSB*0.5,求的结果C不正确,不是文献中的3.3pF,正确的计算方法应该是什么?

电容失配的电容限制应该怎么计算呢?
谢谢

TIM图片20200113205054.png
维基百科查到的KT/C的表
TIM图片20200113205339.png


TIM图片20200113205302.png

 楼主| 发表于 2020-1-13 21:18:57 | 显示全部楼层
我用SNR又算一遍还是不对,12bit =74dB
20log(S/N)=74dB
N = sqrt(kT/C)
发表于 2020-1-14 19:31:51 | 显示全部楼层
文件名称发出来或者文章发出来,大家才好分析
发表于 2020-2-5 11:58:15 | 显示全部楼层
你的计算是对的。问题出在,KT/C的结果是RMS噪声电压,与ADC的精度没有直接的关系。你用ADC的精度来推算最小电容值,得到的电容值C一定会比较小。这个C值,是最小值。至于参考文献中的3.3PF怎么算出来的,需要看这种ADC的评估方法,关系到结构,采样方式,交流/直流。。。
供参考!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-13 05:54 , Processed in 0.016317 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表