在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: fightshan

[求助] LDO的PSR疑问

[复制链接]
 楼主| 发表于 2019-4-24 16:13:03 | 显示全部楼层


vdslafe 发表于 2019-4-24 15:30
你可以仿真验证一下你的猜想对不对


我仿真了,这就算是我在仿真中遇到的实际问题,就像下面这个帖子一样,环路增益很高,PSR却很差,能相差40dB,不过下面这个帖子是理想运放搭的电路,不存在电源波动通过运放传递到pass device gate端的问题,所以我的想法可以解释这个现象,但是我自己做的电路实际上运放是会传递电源波动到pass device gate端的,PSR反而变低了,这是我不理解的地方。

http://bbs.eetop.cn/thread-484050-1-2.html
发表于 2019-4-24 16:21:29 | 显示全部楼层
学习到了谢谢分享
发表于 2019-4-24 17:05:55 | 显示全部楼层


fightshan 发表于 2019-4-24 16:13
我仿真了,这就算是我在仿真中遇到的实际问题,就像下面这个帖子一样,环路增益很高,PSR却很差,能相差4 ...


说明你的理解错了。

建个输出管的小信号模型,自己推导一下,很难吗?


 楼主| 发表于 2019-4-24 17:52:41 | 显示全部楼层


vdslafe 发表于 2019-4-24 17:05
说明你的理解错了。

建个输出管的小信号模型,自己推导一下,很难吗?


不难,我是根据小信号推导的结果来问这个问题的,这是我为什么困扰的地方,我放一张截图,是一个CICC论文里面的结论,我自己的推导和这个一样
123.png

A Low Noise, High Power Supply Rejection Low
Dropout Regulator for Wireless System-on-Chip
Applications



发表于 2019-6-12 14:13:25 | 显示全部楼层
good article !!!
发表于 2022-9-23 14:55:40 | 显示全部楼层


acging 发表于 2019-4-24 13:49
你的vg和vdd是相同ripple的话,common gate和common source都不放大了,因为vgs永远是恒定了,当然vdd ri ...


你好 我的LDO 环路增益有90dB,但是低频PSR只有45dB,请问是什么原因导致呢?而且动一动某些管子的尺寸,PSR数值也会变化较大。
发表于 2022-12-8 17:44:53 | 显示全部楼层
下载了两遍..
发表于 2023-7-28 11:29:25 | 显示全部楼层


刘兴国 发表于 2022-9-23 14:55
你好 我的LDO 环路增益有90dB,但是低频PSR只有45dB,请问是什么原因导致呢?而且动一动某些管子的尺寸, ...


可以看一下对应的阻抗,可能是电阻导致的PSR变化
发表于 2023-9-14 21:50:21 | 显示全部楼层


acging 发表于 2019-4-24 10:49
你gm*R的假设不成立,这两路的增益并不是这样。
另外你也没有考虑到pass transistor的cgs, cgd。
你可以看 ...


感谢大哥分享哈!
发表于 2024-2-7 13:42:48 | 显示全部楼层
very good paper
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 18:48 , Processed in 0.027823 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表