在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: qq570327113

[求助] DDR3 初始化失败

[复制链接]
发表于 2019-4-2 11:31:42 | 显示全部楼层


qq570327113 发表于 2019-4-1 10:50
给ddr3 IP 核的时钟和复位没有问题,但是从ip核输出给外部ddr3硬件的reset复位信号一直拉低。

...


ddr ipcore里的pll_lock信号可以拉高吗?
发表于 2019-4-2 14:54:51 | 显示全部楼层
先仿真一下看看呢
发表于 2019-4-2 14:57:33 | 显示全部楼层
先仿真一下看看呢
 楼主| 发表于 2019-4-2 16:48:17 | 显示全部楼层


荒漠小草 发表于 2019-4-2 11:31
ddr ipcore里的pll_lock信号可以拉高吗?


可以拉高

发表于 2019-4-3 09:17:37 | 显示全部楼层
请问您是怎么仿真的,我quartus联合modeslim仿真,总是库不支持等出错
发表于 2019-4-3 09:19:30 | 显示全部楼层


ikiruimi 发表于 2019-4-3 09:17
请问您是怎么仿真的,我quartus联合modeslim仿真,总是库不支持等出错


请问您用的是quartus哪个版本?
 楼主| 发表于 2019-4-3 17:35:12 | 显示全部楼层


ikiruimi 发表于 2019-4-3 09:19
请问您用的是quartus哪个版本?


我用的16.1版本的
发表于 2019-4-10 16:00:09 | 显示全部楼层
关注中,我现在调试,也是遇到这个情况
发表于 2019-4-11 12:05:55 | 显示全部楼层
现在ipcore都这么成熟了,而且还是ddr3,应该是外围硬件的问题,建议先看看ddr3的外围供电电压以及参考电压,在看看fpga端的bank电压和参考电压,同时再看看输出的时钟是否有问题。
发表于 2019-4-16 17:09:28 | 显示全部楼层
回复一下,如果使用signaltap去抓mem_reset_n这个信号,在这个信号的前端分析都是正常的,但是直接采样端口位置,这个信号无论如何都是低的。跟楼主描述的一致

但是我综合后,初始化以及cal都是成功的。然后我用示波器点了外围的过孔,测量这个信号,却发现这个信号是高的。也就是说,signaltap捕捉的端口的那个位置跟实际的不一致,不知道是不是无法捕捉那个位置的信号。
现在直接用这个IP,可以正常使用了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 17:09 , Processed in 0.022619 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表