在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2028|回复: 4

[求助] 有latch的电路DFT的覆盖率低

[复制链接]
发表于 2019-3-28 13:51:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
电路中为了省面积,用了很多latch,因此DFT的覆盖率较低(latch不在chain上),怎么办??
发表于 2019-3-28 17:40:36 | 显示全部楼层
非常好的资料,谢谢楼主
发表于 2019-3-28 20:09:51 | 显示全部楼层
haodongxi
发表于 2019-3-30 20:37:17 | 显示全部楼层
latch 本来就没法测试,
发表于 2019-5-15 09:15:03 | 显示全部楼层
没办法 本身为了DFT就不要用太多latch 用latch节省面积这种tricky在soc里面不太推荐用
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 12:34 , Processed in 0.022325 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表