在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2362|回复: 1

[原创] 仿真时,app_rdy为什么一直保持低电平呀

[复制链接]
发表于 2018-12-29 10:18:35 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
刚学习DDR3的ip核,在仿真的时候,app_rdy一直保持低电平状态,为什么?有哪位大侠可以帮助一下!
发表于 2019-1-4 09:49:11 | 显示全部楼层
这种IP核的信号,比如:MIG核的app_rdy/app_wdf_rdy/link_up信号无效或者PCIe核的tran_lnk_up无效,一般都是給IP核的参考时钟或者复位有问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-8 23:58 , Processed in 0.018143 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表