|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
在用Liberate对一些标准单元特征化时,关于delay, power template中有两个变量:input_net_transition 和total_output_capacitance.我知道通过给定他们的最小,最大值,也可以由软件自动差值生成。1)但是请问有人知道,如何合理的给它定min,max_transition和min_capacitance吗?应该怎么确定呐?
lu_table_template (delay_template_7x7) {
variable_1 : input_net_transition;
variable_2 : total_output_net_capacitance}
2)对比自己生成的lib文件,发现里面并没有wire_load模型。但是工厂提供的标准单元里面就有这个。
wire_load("wl0") {
resistance : 0 ;
capacitance : 0.000171 ;
area : 0 ;
slope : 1 ;
fanout_length(1, 1);
}
wire_load("wl10") {
resistance : 0.002464 ;
capacitance : 0.000171 ;
area : 0.09 ;
slope : 21.7 ;
fanout_length(1, 21.7);
}
请问有人知道为什么吗?如果我也想出现这些信息,应该怎么设置呐?
3)如果是建立库,还要提供LEF文件,请问这个是怎么生成的呐? |
|