在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5556|回复: 8

[求助] cadence DRC报错GT must be enclosed by (SN or SP) except the MOM/MIM,HRP region

[复制链接]
发表于 2018-11-14 18:52:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在学习反相器的时候遇到了这个问题,GT must be enclosed by (SN or SP) except the MOM/MIM,HRP region,定位栅极和金属层接触的地方,请问有没有大佬知道该怎么办
发表于 2018-11-15 08:32:36 | 显示全部楼层
我英语不好 能翻译?
发表于 2018-11-15 15:06:01 | 显示全部楼层
smic的工艺吧。栅极需要用SN或SP包住,做硅化吧
发表于 2018-11-16 08:53:33 | 显示全部楼层
回复 1# ffsto


   除了列出的特殊器件,其他poly层都必须在SP/SN层包围,不就空白区域就好了
发表于 2020-6-2 22:58:48 | 显示全部楼层


请问具体是什么意思呀?我也遇到了这个问题
发表于 2020-7-9 17:06:54 | 显示全部楼层


burning233 发表于 2020-6-2 22:58
请问具体是什么意思呀?我也遇到了这个问题


你好,请问问题 解决了吗,我也是遇到了这个问题
发表于 2021-4-1 16:22:20 | 显示全部楼层
请问解决了吗,我也遇到这个问题
发表于 2022-6-14 10:23:58 | 显示全部楼层
请问最后解决了吗?最近也碰到这个问题
发表于 2022-8-26 11:23:11 | 显示全部楼层
这个问题一定要解决吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 10:53 , Processed in 0.023431 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表