在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2670|回复: 1

[原创] Aletra internal PLL 约束错误如何解决

[复制链接]
发表于 2018-10-30 16:56:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
论坛的高手们,我用internal PLL 去产生多个不同频率时钟,加以约束的时候,出现一下警告。我没有明白那个相位警告,对时钟影响大吗?如何解决?

Warning (332056): PLL cross checking found inconsistent PLL clock settings:
        Warning (332056): Clock: cpld_10m_clk was found on node: U_core|cpld_clk_pll_ins|altpll_component|auto_generated|pll1|clk[0] with settings that do not match the following PLL specifications:
                Warning (332056): -phase (expected: 0.75, found: 0.00)
        Warning (332056): Clock: sys_clk_50m was found on node: U_core|cpld_clk_pll_ins|altpll_component|auto_generated|pll1|clk[1] with settings that do not match the following PLL specifications:
                Warning (332056): -phase (expected: 3.75, found: 0.00)
        Warning (332056): Clock: ifcclk was found on node: U_core|ifc_clk_ins|altpll_component|auto_generated|pll1|clk[0] with settings that do not match the following PLL specifications:
                Warning (332056): -phase (expected: 5.63, found: 0.00)
发表于 2018-10-31 15:16:19 | 显示全部楼层
这三个时钟的约束能否看一下?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 03:01 , Processed in 0.017186 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表