在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: eagle.cracks

请教大侠:做了DC为什么还要做STA?

[复制链接]
 楼主| 发表于 2009-9-5 18:44:35 | 显示全部楼层
明白了。DC中的约束,是PR之前的预估数值,不是实际的数值。经过PR之后,预估的线延迟WLM替换成实际的延迟数据,因而要做一个STA分析实际情况是否满足要求。不过,个人觉得,DC中施加的约束可以适用于STA中,不知然否?
发表于 2009-9-5 23:50:03 | 显示全部楼层
呵呵,流程步骤,省了后面就会麻烦了
发表于 2010-5-10 00:09:44 | 显示全部楼层
XUEXILE 10# xinchill
发表于 2010-8-7 15:05:47 | 显示全部楼层
懵懂中,,,,,
发表于 2010-8-7 16:03:00 | 显示全部楼层
dc 是综合的,sta的timing signoff的。
发表于 2010-8-7 16:10:31 | 显示全部楼层
可以参考dc的manual
发表于 2010-8-9 20:42:17 | 显示全部楼层
dc用的库是理想模型,是没有实际的物理信息的。PR后的spef是有实际的物理信息的。
发表于 2010-8-10 09:12:45 | 显示全部楼层
除了实际连线的loading影响在综合的时候不能考虑,另外很重要的一点就是: DC他只是尽量按照你的要求去找到合适的实现方式,但是并不保证综合出来的就满足要求,比如你把理想延时设为0来优化延时,那么它也会综合出一个电路,但显然延迟不可能为0。 他只是量力而行!
发表于 2019-11-19 23:37:06 | 显示全部楼层
:D:D
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 10:34 , Processed in 0.019966 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表