在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2066|回复: 0

关于cycloneII的一些问题

[复制链接]
发表于 2007-8-16 09:55:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我刚开始学FPGA没多久,有几个问题的概念比较模糊,以下是我的理解,各位高手能不能帮我看看我的理解是否正确,谢谢
1、我现在准备用的cycloneII的芯片,同一个bank中的VCCIO要连接到相同的VCC
2、全局时钟CLK可以有不同的频率。不用的话接地
3DPCLK可以不用管,我看例子中都没有用到的
4、将工作电压为5vPCI9052芯片和cycloneII芯片连接的话,一定要要专门的电压转换器件
5 VCCIO           INPUT SIGNAL             OUTPUT SIGNAL
                              1.5  1.8  2.5  3.3               1.5  1.8  2.5  3.3
           1.5                y     y    y     y                  y
           1.8                y     y    y     y                  y     y
           2.5                            y     y                  y      y     y
           3.3                            y     y                  y      y     y    y
          这是一个表格,呵呵,y表示的是可以输入或输出的

这个图是不是就是说在不同VCCIO时,IO引脚输入输出可以接受的电压
6、在与fpga连接器件时,首先要了解所连器件的IO标准,在cycloneII芯片当前的bank支持这个IO电平的前提下,再在quartus软件中锁定引脚时参照所连器件的标准,选择匹配的IO电平,我这样理解对吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 08:43 , Processed in 0.015367 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表