在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: jinziky

求助:怎样知道所用工艺要求的pad的最小间距?

[复制链接]
发表于 2011-7-16 13:39:13 | 显示全部楼层
foundry一般有,但往往更看重封装厂的要求,因为这直接影响封装的良率和费用的
发表于 2011-9-22 22:15:24 | 显示全部楼层
Good Good Good Good Good
发表于 2011-9-22 23:18:43 | 显示全部楼层
一般在DRM (design rule manual)里面,

有的会单独分出来,比如tsmc的 package interconnect rule ,

bonding的pitch 一般是和bond pad差不多大,  inline 都是60~70um左右,

stagger不一样了
发表于 2011-11-13 16:11:07 | 显示全部楼层
哎。我非常需要这方面的资料?楼主有的话,可以共享吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-6 15:02 , Processed in 0.015356 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表