在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11810|回复: 17

[讨论] 关于SAR_ADC电路以及版图设计的问题

[复制链接]
发表于 2018-2-3 22:27:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1.关于SAR_ADC电路的问题:         之前设计过一个14bit的SAR_ADC ,采用的单调开关算法的架构(图1),在设计过程中发现,比较器对采样信号影响特别大。如果用理想比较器,ADC的动态性能特别好(前仿真),但是用自己设计的比较器时,发现动态性能变的很差。在debug时发现,如果将在采样时,将采样节点与比较器断开(加入开关),动态性能就会变好(图2)。通过查阅文献,发现这是由于比较器的回馈噪声引起的(比较器的栅端存在寄生电容,而且与输入相关)。不知大家有没有遇到同样的问题,大家时如何解决的,欢迎讨论。

图2

图2

图1

图1


2.SAR_ADC的电容阵列采用分段电容阵列(桥电容),在layout时,桥电容的布局特别重要(减小寄生)。设计的电路前仿真结果达标,但layout后结果特差,流片结果不敢直视啊。求大神推荐电容阵列(桥电容)layout的文献或者方法,也同时欢迎讨论。
发表于 2018-2-5 10:28:52 | 显示全部楼层
回复 1# wangheng1991

比较器回馈噪声确实是问题,但可以通过减小比较器尺寸/使用预放大器减小,前者增大了offset需要校准或者靠电路消除,后者会增加一点功耗。

至于CDAC版图,大家都想尽可能减小电容来降低功耗减小面积,但做小之后会有工艺失配/寄生电容失配,如果不校准还得看版图工程师的能力。


楼主说下自己的心得或者仿真/测试数据呗。
发表于 2018-2-7 13:44:11 | 显示全部楼层
老兄用的比较器是怎样的结构??
发表于 2018-2-10 10:28:38 | 显示全部楼层
我也想知道,顶一个
发表于 2018-2-10 10:44:18 | 显示全部楼层
如果速度与功耗要求不高的话,加一级放大器将电容阵列与比较器隔离
 楼主| 发表于 2018-2-10 22:37:48 | 显示全部楼层
回复 3# king0798

就是普通的两级预放大加正反馈、RS锁存结构,我看一些资料给出的都是一级预放大和正反馈。
 楼主| 发表于 2018-2-10 22:44:34 | 显示全部楼层
回复 2# nanke


   我们做的这款ADC暂时没有加校正,我也尝试过减小输入对管的尺寸,但发现改善的不是很明显,现在想通过OFFSET消除技术去设计一个比较器。
 楼主| 发表于 2018-2-10 22:50:43 | 显示全部楼层
回复 5# woodhorse


   你的意思就相当于在电容阵列和比较器之间加入一个buffer,但是像这样的预放大电路也同样存在和比较器相同的问题啊,输入都是栅极,都会有寄生电容的存在。
发表于 2018-2-12 09:10:46 | 显示全部楼层
回复 8# wangheng1991
是有寄生电容,但是对应节点上的电压变化减小了,没有前置放大器就是0~VDD的电压通过Cg耦合到输入端
发表于 2018-3-5 09:23:28 | 显示全部楼层
回馈噪声主要是latch锁存时刻产生,你可以通过加大前置运放放大倍数,减小回馈对输入的影响,但是功耗会增大。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 07:27 , Processed in 0.030259 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表