Dear all, 在做CHIP level PT时,有两个网表,CHIP.vg和AAA.vg以及对应的两个SDF文件*.sdf。其中AAA是CHIP下的一个子模块。
(1)吃完两个netlist之后再link design CHIP是Ok的;
(2)然后再吃AAA.vg,时序信息反标也OK的,没有报ERROR;
(3)接下来吃CHIP.vg的时候就报很多ERROR了,主要有两种,
第一种是“Error: No net timing arc from pin ’MMM‘ to pin ‘NNN’“,其中MMM是CHIP.vg中的buffer输出,NNN是AAA.vg的顶层输入信号。
第二种是“Error: No timing arc in cell 'AAA.vg' from pin 'AAA_clk' to pin 'prdata[*]'”,类似Error都是AAA模块与CHIP的边界上的CELL。
求路过大神帮忙提供下idea。多谢!