在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 1801|回复: 0

[求助] PrimeTime反标SDF文件的ERROR

[复制链接]
发表于 2018-1-30 11:38:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
Dear all,    在做CHIP level PT时,有两个网表,CHIP.vg和AAA.vg以及对应的两个SDF文件*.sdf。其中AAA是CHIP下的一个子模块。
    (1)吃完两个netlist之后再link design CHIP是Ok的;
    (2)然后再吃AAA.vg,时序信息反标也OK的,没有报ERROR;
    (3)接下来吃CHIP.vg的时候就报很多ERROR了,主要有两种,
第一种是“Error: No net timing arc from pin ’MMM‘ to pin ‘NNN’“,其中MMM是CHIP.vg中的buffer输出,NNN是AAA.vg的顶层输入信号。
第二种是“Error: No timing arc in cell 'AAA.vg' from pin 'AAA_clk' to pin 'prdata[*]'”,类似Error都是AAA模块与CHIP的边界上的CELL。
    求路过大神帮忙提供下idea。多谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-16 07:31 , Processed in 0.011095 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表