在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: Enzo_Tang

[讨论] 跑LVS时layout比原理图多出了一个引脚,Nmos管的衬底那一极没连上GND

[复制链接]
 楼主| 发表于 2018-2-6 09:06:26 | 显示全部楼层
回复 19# wx148520


   对的呢!一开始什么都不懂,看着书里画,后面才知道直接用multipath画,已经解决了,谢谢可以的话,以后多交流
发表于 2018-2-6 15:53:37 | 显示全部楼层
你   t  一下n管的衬底  我看看   你层层对不对
 楼主| 发表于 2018-2-7 16:52:41 | 显示全部楼层
回复 22# XH1


    谢谢大佬,已经解决了
发表于 2018-3-25 17:52:18 | 显示全部楼层
你有没有design rule,里面有器件的结构,对照看一下,你的器件是否对了。你的LVS结果有报器件类型的错。
发表于 2018-3-26 17:32:04 | 显示全部楼层
B端没打标识吧,打psub标识
发表于 2018-4-11 22:24:24 | 显示全部楼层
你是不是两个电源用的背删都是一样的?或者你检查一下pin的层次打错了,要用M1的layer去打!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 23:38 , Processed in 0.016772 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表