在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4018|回复: 14

[求助] 关于带隙的PSRR

[复制链接]
发表于 2017-11-12 16:01:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 LYS013 于 2017-11-12 21:30 编辑

我的带隙基准电压源的PSRR曲线为什么会从负数到正数呢?那这样的曲线正确吗? 带隙PSRR.png
 楼主| 发表于 2017-11-12 16:32:47 | 显示全部楼层
自己顶一下
发表于 2017-11-12 23:42:30 | 显示全部楼层
若定义psrr=dVr/dVdd,那低频时候的psrr就是负数,但这类定义,高频正常顶多到0dB,你这怎么会正的,电路有问题吧
发表于 2017-11-13 02:15:07 | 显示全部楼层
有可能啊。
比如output transistor Mp,有一个比较大的cap between gate and vss,Vdd输入小信号,这个gate相当于虚地。这样,这个Vdd小信号,直接被gm放大。Mp相当于一个common gate amplifier,20dB很有可能。

当然,这是一个bad design experience。但是你可以从这个角度去检查电路。看看Vdd到gate的signal path
 楼主| 发表于 2017-11-13 11:00:59 | 显示全部楼层
回复 4# bayvoice

没懂,那这样我应该怎么发现问题所在呢?
 楼主| 发表于 2017-11-13 11:02:23 | 显示全部楼层
本帖最后由 LYS013 于 2017-11-13 21:32 编辑

回复 3# 122013137

电路结构是最简单的带隙结构,实在看不出问题呀,运放的增益和电源抑制比都够,相位裕度也到60.4°了
 楼主| 发表于 2017-11-13 11:06:43 | 显示全部楼层
回复 4# bayvoice
那我这个PSRR也可以吗?还是说必须改呢?
 楼主| 发表于 2017-11-13 11:50:32 | 显示全部楼层
本帖最后由 LYS013 于 2017-11-13 21:33 编辑

回复 3# 122013137
这是改进后的电路,我在输出端加了一个电容  高频率时候就也是负数了
 楼主| 发表于 2017-11-13 11:51:35 | 显示全部楼层
QQ图片20171113115109.png 回复 3# 122013137


   输出端加电容后,高频时PSRR也为负数了。
 楼主| 发表于 2017-11-13 12:27:24 | 显示全部楼层
本帖最后由 LYS013 于 2017-11-15 10:51 编辑

......
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 03:52 , Processed in 0.022602 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表