在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3179|回复: 4

[求助] 请教ucf约束文件错误!

[复制链接]
发表于 2017-9-23 02:50:24 | 显示全部楼层 |阅读模式
悬赏10资产已解决
Xilinx ISE Design Suite 12.3

器件是XC5VLX220

管脚约束文件这句话出错:

NET "cina[0]"  LOC = "G17"  ;//输入数据

ERROR:MapLib:30 - LOC constraint G17 on cina<0> is invalid: No such site on the
   device. To bypass this error set the environment variable 'XIL_MAP_LOCWARN'.

可是仔细查了datasheet,器件型号和管脚没选错啊?

具体见附件

可为什么会报错呢?
1.bmp
2.bmp
3.bmp
发表于 2017-9-23 02:50:25 | 显示全部楼层

pinout

pinout
回复

使用道具 举报

发表于 2017-9-25 21:01:23 | 显示全部楼层
NC那一栏有这个封装说明就不能用
回复

使用道具 举报

发表于 2017-9-26 12:06:15 | 显示全部楼层
到pin plan頁面選擇實際存在的pin。
回复

使用道具 举报

 楼主| 发表于 2017-9-26 22:57:50 | 显示全部楼层
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-30 06:55 , Processed in 0.016189 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表