在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 18220870385

[原创] GPIO口的数据传输速率

[复制链接]
 楼主| 发表于 2017-9-23 20:00:30 | 显示全部楼层
回复 10# glace12123

altera的确很慢,但是Xilinx的板子有点贵,综合考虑所以买了altera的。
 楼主| 发表于 2017-10-25 20:08:45 | 显示全部楼层
回复 10# glace12123

谢谢,受教了!
发表于 2017-10-25 20:28:12 | 显示全部楼层
这个不光取决于FPGA,还取决于ADC的时序要求。以FPGA发送,ADC接收为例,如能将最后一级DFF放置于IO中,最高频率取决于FPGA中DFF的Tco + ADC的接口的setup要求,再加PCB的propgation delay (比较小,基本可忽略)。这三个时间和的倒数就是FPGA和这个ADC通讯的最高频率。
发表于 2017-11-6 19:44:02 | 显示全部楼层
这种类似源同步接口的类型,主要取决于PCB上的余量和I/O寄存器的特性。在cv的手册上有频率计算的一个大概公式,你可以计算一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-20 11:41 , Processed in 0.015519 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表