在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1505|回复: 1

[求助] 差分信号共模电压超过接收比较器电源电压,如何能有效接收

[复制链接]
发表于 2017-3-31 21:27:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 china_sn0w 于 2017-3-31 21:44 编辑

现在设计一个芯片,要接收一个差分信号,是变压器耦合过来的,共模在3.3V,幅度是2.5V。现在用一个差分比较器来将这个差分信号转为数字信号,但是比较器的电源电压VDD只有3.3V,而信号的上半周全部超过了VDD,不知道这个问题如何解决?
我想到的是用类似与差分放大器的作法,在输入端进来先衰减,再比较。但是如果用电阻分压衰减,因为外面有50欧的匹配电阻,里面的电阻要几百K才行,这个大电阻太占面积了,有没有更好的方法?

诚心求教
发表于 2017-4-1 09:37:16 | 显示全部楼层
你描述的好像是一个差分信号的过零比较器。
信号通过buffer进入芯片再分压,或者射频衰减器。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 00:00 , Processed in 0.017671 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表