|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 stancao 于 2017-3-28 16:22 编辑
小弟最近在学习后端和封装相关的知识,有些疑问望各位大神能够解惑:
1.关于die size,听说die size有io limited和core limited之分。
a) die上io的分布,不管是stagger还是inline的,基本上都可以认为是均匀的分布在芯片四条边上的对吗?
b) 如果a)正确,又假设io pad之间最小间距(一般称pitch?)为Pmin, 芯片core的面积为core_area,芯片有N个io, 那么以下估算是否合理?
(N*Pimn/4)* (N*Pimn/4)> core_area即为io limited, 反之则为core limited.
2. 我看到三星28nm工艺代工的apple a7的die size大概在100mm2,也就是10mm*10mm。而我看到过一颗比apple a7应该量级轻得多的芯片(core应该小得多,虽然不是ap),都有500个左右的io,使用tfbga封装,ball pitch 0.65mm, 最后package大小为17mm*17mm,比die size大得多。
所以我猜测
a) 是不是现今比较先进的工艺生产的芯片die size都比package要小得多?
b) 如果a)成立,我看到fbga封装诞生时号称可以做到die size和packagesize趋近1:1, 那么在先进工艺的情况下, 因为package的ball pitch无法跟着工艺同比例缩小, 所以这个说法现在已经不成立了? |
|