在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2087|回复: 5

[求助] 关于FPGA中的高通、低通滤波器的区别

[复制链接]
发表于 2017-3-14 15:23:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人最近刚看到高通、低通滤波器方面的东西,在FPGA中,滤波器的设计都是基于系数与输入的乘累加运算实现的,那么对于高通和低通这两种滤波器在用VHDL的设计上有什么不同吗?它俩的区别仅仅是系数的不同?还是说结构上有所变化?求指导谢谢
 楼主| 发表于 2017-3-15 14:14:19 | 显示全部楼层
有人知道木???求帮忙
发表于 2017-3-15 20:02:19 | 显示全部楼层
只有系数不同,对FPGA设计是透明的
发表于 2017-3-15 21:23:48 | 显示全部楼层
结构是一样的,只是冲激响应不同,表现到FPGA里就是系数不同。
发表于 2017-3-16 09:51:59 | 显示全部楼层
就是系数不同。
 楼主| 发表于 2017-3-17 15:38:44 | 显示全部楼层
谢谢各位了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 22:49 , Processed in 0.017028 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表