在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1574|回复: 1

[求助] FPGA检测不到总线上发的数据

[复制链接]
发表于 2017-3-7 22:19:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
波形中的4号线为wr,片选信号一直为低,15/14/13/12分别为datain【0】、datain【1】、datain【2】、datain【3】,其中datain【0】一直为高电平,datain【1】一直为低电平,datain【2】常态为高,但是会出现负跳变,datain【3】常态为低,会出现正跳变。data数据为CPU给fpga发送的常数5,。问题是:1.发送的是定值5,为什么有的信号线持续为一个电平,而有的会有跳变?  2.利用时钟上升沿检测数据,从上升沿到数据线上的数据变化,持续的时间为88ns,在此期间内肯定能够采到稳定的数值,但是为什么下边四根测试线显示的并不是常数5的结果,而是others的结果?经过老师傅的分析,说是可能是数据线上的数据并不稳定,示波器的测试频率不能够发现信号短时间的突变,导致示波器显示的是5,而fpga抓到的数据不是5.大神怎么看?
发表于 2017-3-9 20:07:56 | 显示全部楼层
你的总线是SPI总线,是源同步接口么?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 21:57 , Processed in 0.013374 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表