在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2553|回复: 6

[求助] FPGA与DSP之间的数据传输接口

[复制链接]
发表于 2017-2-6 09:59:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA与DSP之间进行数据通信,假如FPGA很高级,需要的接口有什么特殊要求吗?,还是只要两者保持始终频率保持协调,再加上一个FIFO就可以了,我们老师跟我说的时候一直强调两者之间的接口,有专用的接口吗?芯片是xilinx的kernex。还有我用vivado仿真一个rom,结果,点run behaviour simulation反应太快,一个框一闪而过,看不清是什么信息,但是就是出不来仿真的相关界面,跟没点一样,不知道是怎么回事。
发表于 2017-2-7 23:29:24 | 显示全部楼层
我觉得应该不需要,fpga例化一个异步的fifo就可以;
你的FPGA应该是是Kintex-7吧 你例化了你的仿真文件了吗?
发表于 2017-2-8 19:50:36 | 显示全部楼层
TI DSP?异步EMIF接口,同步握手,然后做个decode译码模块,按地址编排一下吧
发表于 2017-2-9 09:02:19 | 显示全部楼层
rapid io
 楼主| 发表于 2017-2-9 09:10:34 | 显示全部楼层
谢谢两位的回答。非常有用,我主要是负责FPGA,接收DSP信号然后做一个波束形成(就是复数乘加运算),然后将结果在送给DSP,另一个同学再处理我给他的结果,然后再给我发数据。16*4路,工作量感觉很大,怀疑引脚都不够用。
发表于 2017-2-9 13:58:53 | 显示全部楼层
fpga例化一个异步的fifo
发表于 2017-2-9 16:40:47 | 显示全部楼层
回复 5# qiurijian


   看你用什么接口了啊,从你的描述看,EMIF,和SRIO都可以用。EMIF简单,SRIO复杂些。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-5 04:49 , Processed in 0.018938 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表