在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1818|回复: 5

[求助] 关于FPGA(xilinx)时序约束的几个问题求助?

[复制链接]
发表于 2017-1-9 22:40:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在研究时序约束,但有个问题搞不清楚,有木有人一起讨论一下??“一般情况下,低速设计(50MHz及一下)不需要时序约束”,这是经常看到的一句话,请问ISE在没有时序约束的情况下怎么评估时序是否满足要求?
这个50MHz又是怎么来的??经验值??
发表于 2017-1-9 23:50:01 | 显示全部楼层
没有时序约束的情况下,可以直接去看版本的布线报告,看最差的路径跑出来多少。
50M纯粹是脑袋拍的。。代码写的足够烂的话,频率再低都不满足。。
发表于 2017-1-10 09:45:18 | 显示全部楼层
根本没有“低速设计不需要时序约束”的理论
所有的设计必须都要有时序约束,1M也是要有的
只是在低速设计时时序问题没有高速设计那么容易出现而已
发表于 2017-1-10 14:31:15 | 显示全部楼层
看你的报告,最差路径决定最低工作频率, 50M那是给新手的建议,因为频率低很少时序错误
发表于 2017-1-10 14:42:03 | 显示全部楼层
逻辑最重要,时序只是辅助,逻辑没写好,约束再好也没用,只有在极端苛刻的情况下才会用到严格时序
发表于 2017-1-10 14:46:22 | 显示全部楼层
出现找不到问题的问题的时候再想时序约束吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 03:28 , Processed in 0.016693 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表