在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8674|回复: 13

[求助] 有人调试过HDMI接口吗?

[复制链接]
发表于 2016-11-16 13:51:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目前是想通过ZYNQ7020通过直连HDMI接口,输出到支持HDMI接口的显示器。
现在看不到图像,有几个疑问,想请教一下高人。
     HDMI手册里面介绍:每一种分辨率都有对应的推荐时序,具体按照 EIA/CEA-861-D规定来产生,比如720P要求时钟是74.25MHZ。我的FPGA里面晶振输入是
50MHZ,所以必须经过“小数分频”才能得到74.25MHZ。而小数分频的结果是“平均值的”概念,所以怀疑这里是否有问题。
     是否必须要74.25MHZ?    小数分频的74.25MHZ是否能达到要求?    75MHZ是否可以?谢谢。
 楼主| 发表于 2016-12-8 16:25:58 | 显示全部楼层
经过测试,不一定,其他频率的时钟也可以,比如75MHz以及100MHz等。
只是改变了事实上的帧速而已。
发表于 2016-12-9 13:24:00 | 显示全部楼层
锁相环可以做到精确分频,只是输出最好别有其他的小数,比如同时分74.25和74.33的时候,锁相环就只能取近似值了。你说的HDMI手册估计是VESA标准吧,每个分辨率对应不同的时钟
 楼主| 发表于 2016-12-9 13:29:15 | 显示全部楼层
回复 3# konrad_26
嗯,谢谢。
发表于 2016-12-9 14:31:23 | 显示全部楼层
直连?不通过ADV7511么?
发表于 2016-12-9 15:16:35 | 显示全部楼层
回复 5# 494576295


   不能FPGA设计出时序,跟显示器直连吗?是不是电气特性的关系,电平 电流 电压之类的?
发表于 2016-12-10 13:25:01 | 显示全部楼层
回复 5# 494576295


   不是只有ADV7511这一款芯片可以做到把vga时序转化成HDMI需要的信号
发表于 2016-12-10 22:36:57 | 显示全部楼层
其实每个EIA format所需要的pixel clock都可以用其具体timing值来推出来
pixel_clock value - htotal * vtotal * vfrequcy.

如果把像素时钟值弄偏离了,那么相应的timing就会有差错。如果timing非标,那么接收器就会不知道当前具体是什么timing 从而没有显示
发表于 2016-12-13 10:29:37 | 显示全部楼层
75Mhz 应该可以的,一般小范围的浮动monitor是可以接受的。
先把HDMI input的 Display timing 用ILA抓出来看看,看看有没有timing输入给HDMI,把HDMI的状态机也抓出来,看看有没有动。
 楼主| 发表于 2016-12-13 17:19:08 | 显示全部楼层
回复 6# 菜鸟要飞
直连确实可以,比如ZYNQ7020支持TMDS电平标准就可以直连,不过需要自己编码,相对麻烦一些。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-7 18:28 , Processed in 0.021376 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表