在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1825|回复: 1

[原创] 例说FPGA连载46:Qsys系统搭建与软件开发之功能概述

[复制链接]
发表于 2016-11-14 15:53:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例说FPGA连载46Qsys系统搭建与软件开发之功能概述

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc

1.jpg



如图5.1所示,本实例使用Quartus IIQsys评估构建一个片上系统。这个系统有NIOS II处理器,它的代码和数据都是存储在40Kbyte的片上RAM中运行的。此外,还有一些常见外设如System IDJTAG UARTLED PIOTimer(定时器)。JTAG UART使用PCVIP核心板之间的JTAG连接进行数据传输,在系统调试中非常实用。


本实例搭建好一个最基本的嵌入式处理器硬件平台后,将编写一个最简单的LED闪烁的软件程序运行在NIOS II处理器上。

2.jpg

5.1工程实例3功能框图


本实例的软件流程图如图5.2所示。程序运行后,首先会进入后台进行相关外设的初始化操作,这个步骤在我们编写的应用软件上是看不到的。接着通过JTAG UARTEDSNIOS II处理器的软件开发工具)上打印一串字符,最后进入while循环中进行LED指示灯闪烁控制。

3.jpg

5.2工程实例3软件流程图





发表于 2016-11-29 11:17:36 | 显示全部楼层
能讲一讲Xilinx的Vivado和Microblaze就好了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 11:36 , Processed in 0.015408 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表